PCB抄板,芯片解密,SMT加工,样机制作,IC解密
 
 
公司介绍 新闻中心 PCB抄板 PCB生产 芯片解密 样机制作 成功案例 软件下载
 
PCB抄板,PCB改板,SMT加工,IC解密,PCB生产,样机制作
 
主营项目: PCB抄板,PCB改板,PCB生产,IC解密,样机制作
·最新公告                       点击进入 >>
深科特PCB抄板芯片解密PCB生产企业-为您提供最专业的PCB抄板、芯片解密、PCB生产、样机制作服务,以超强的技术实力成为PCB抄板、芯片解密、PCB生产、IC解密行业界的领跑者。
    任何样板,均可100%保证一次性克隆成功!
 
设计能力     
1   最高速信号:3.125G差分信号
2   最高设计层数:38层
3   最大Connections:18564
4   最大PIN数目:26756
5   最小过孔:8MIL(4MIL激光孔)
6   最小线宽:3MIL
7   最小线间距:4MIL
8   最小BGA PIN间距:0.5mm
9   一块PCB板最多BGA数目:30
10   最大的板面积:640mm*580mm
 
PCB抄板      
·
PCB改板
·
PCB抄板反向推理
·
PCB生产/批量生产
·
BOM清单制作
芯片解密
·
IC解密技术力量
·
单片机解密
·
软件破解
·
芯片反向设计
SMT加工
·
SMT贴片加工
·
OEM/ODM加工
·
元器件采购
·
SMT焊接调试
样机制作
·
样机功能调测
·
样机功能修改
·
元器件仿真
·
疑难器件/模块替换
成功案例
· 不锈钢高压灭菌锅之专业电路板抄板仿制
· 磷化氢气体检测仪之深科特pcb抄板及
· 电路板抄板及软硬件仿制开发案例之万用
· 化学发光定氮之pcb抄板及整机仿制案
· 便捷式光泽度仪之深科特抄板仿制及SM
· 热风净手器之pcb抄板及芯片解密成功
· 专业电路板抄板仿制及软硬件开发案例之
· 微功耗测控终端之深科特pcb抄板及批
· 便携式码流分析仪之电路板抄板仿制及逆
· 深科特专业PCB抄板仿制及反向研发之
 当前位置:首页 > 行业新闻
日期:2011-6-15 9:41:19 

我公司专业从事双面,多层专业PCB抄板(克隆板)、PCB改板、PCB批量生产(含调试)、样机制作等工作,以下是关于无铅器件电镀层的性能和成本比较

电镀是利用电解作用在机械制品上沉积出附着良好的、但性能和基体材料不同的金属覆层的技术。电镀层比热浸层均匀,一般都较薄,从几个微米到几十微米不等。通过电镀,可以在机械制品上获得装饰保护性和各种功能性的表面层,还可以修复磨损和加工失误的工件。镀层大多是单一金属或合金,如钛靶、锌、镉、金或黄铜、青铜等;也有弥散层,如镍-碳化硅、镍-氟化石墨等;还有覆合层,如钢上的铜-镍-铬层、钢上的银-铟层等。无铅电镀中,电镀层大体有五种,本文中我们将着重分析这些无铅电镀层的性能和成本,以及毛刺的处理。

一、  五种外部镀层分析
对现有资料进行研究,并通过与知名组织(如iNEMI和JEDEC)交流互动对电子产业进行评估,任何器件制造商均可从众多无铅镀层解决方案中精选出若干方案。安森美半导体首先考虑了五种外部镀层,每一种解决方案都有优势和劣势。这五种外部镀层包括:锡-银(Sn-Ag)镀层、锡-铋(Sn-Bi)镀层、锡-铜(Sn-Cu)镀层、预镀镍-钯-金(Ni-Pd-Au)引脚框架和纯雾锡(Pure matte tin)镀层。

1、  Sn-Ag镀层的锡含量约为3.5%,具有良好的可焊性和机械属性。但是Sn-Ag镀层容易产生锡毛刺,这是所有高锡含量替代方案的主要可靠性风险。由于材料成本较高,并且镀浴(plating bath,电镀溶液)控制程序复杂,Sn-Ag镀层比较昂贵。从“总拥有成本”的角度考虑,Sn-Ag镀层并不能作为一种完全可行的选择。
自2000年以来, Sn-Bi作为引脚镀层已在日本得到广泛应用,因此人们开始对其密切关注。当铋含量为3%时,Sn-Bi的熔点约为220℃,选择该镀层肯定可行。但是Sn-Bi 材料易碎,镀层控制复杂,而且它会产生锡毛刺。关于铋的真实毒性也有疑问,且含铅焊料后向兼容性问题仍存在争议。内部筛选实验和研究确认了这些Sn-Bi问题的存在,所以这种镀层只能作为临时解决方案。

2、  Sn-Cu镀层可形成一种铜含量为0.7%的高强度低熔点合金,其熔点为227℃。此镀层的价格相对低廉,且具有良好的可焊性。但是Sn-Cu容易产生锡毛刺,甚至合金成份的微小改变就会大大改变共晶温度。由于精确控制镀层成份困难,且Sn-Cu引脚加工与合金(Alloy)42引脚框架不兼容,所以该系统不能作为一种可行的解决方案。

3、  预镀的Ni-Pd和Ni-Pd-Au引脚框架作为无铅焊接的一种可选方案,于1989年首先由德州仪器(TI)引进。其主要优势在于该技术适于商业应用,且封装工艺得以简化。但是对大批量产品应用而言,Ni-Pd-Au解决方案不具备优势,主要原因在于其成本较高,而且根据现有资料记录,该方案存在可靠性问题。此外,镀层在弯曲时会发生断裂,而且在焊接、引线接合和成模时也存在问题。钯和金成本高且难以预计,引脚框架的供货商数量也有限,这些都是该方案的劣势所在。由于此镀层系统与Alloy 42引脚框架不兼容,其应用范围进一步受限。因此,对于大批量生产线而言,这种解决方案不是一种可行的备选方案。

4、  纯雾锡是大批量半导体制造商镀层应用的首选。其原因众多:对于各种引脚框架而言,雾锡工艺不仅具有良好焊接特性,而且它是一种低成本解决方案,不存在Sn-Ag、Sn-Bi和Sn-Cu系统中的双合金成份控制问题。

5、  雾锡解决方案得以广泛应用的另一个关键因素是其供应充足,此因素与上述技术密切相关。雾锡最重要的一个优势可能在于它可与含铅焊料后向兼容。鉴于世界上很许多无铅政策在执行上存在延迟,这种后向兼容仍较为重要。
由于安森美半导体在特定应用中使用雾锡有很长的历史,因此雾锡工艺解决方案已成为大多数需要无铅外部镀层的产品的首选。

二、  降低镀层毛刺的措施
上面讨论了镀层成份的选择问题,现在我们将重点探讨可降低风险的策略,方案必须可以有效地解决与该镀层形成锡毛刺相关的可靠性问题。

研究表明,下列四种方案是减少锡毛刺产生的最可行解决方案:对雾锡镀层进行退火,增加雾锡镀层的厚度,在引脚镀层中加入镍阻挡层(barrier),对锡镀层进行回流。

就减少毛刺的问题而言,成本效益最高的方案是对镀锡层进行退火。大量研究表明,在铜衬底上对锡镀层进行退火可以大大减少毛刺的产生。具体操作方法是在温度为150℃下,对锡镀层进行一小时的退火。根据现有的资料记载,在镀层操作完成后24小时内对锡镀层进行退火较为有效。

从资料中我们可以清楚了解,尽管锡镀层的最佳厚度尚不清楚,锡沉积越厚,越不容易产生毛刺。根据资料中提供的参考数据,安森美半导体方案中的锡镀层仍将集中介于7.5至12.5微米之间。我们相信,该方案可以在不影响镀层质量的前提下,减少毛刺,提高成本效益。

另一种被广泛认可的减少毛刺方案是在镍阻挡层上加入锡镀层。然而,在镀层上加入镍会使许多产品的成本增加,在市场上失去价格竞争力。此外,众所周知,尽管镍阻挡层会使毛刺产生的时间增加,但这很大程度上取决于所使用的锡镀浴类型。大家普遍认为,镍之所以可以减少毛刺产生,原因在于它会对锡镀层中的应力产生影响。
由于使用镀镍减少毛刺的产生取决于所使用的锡镀浴,安森美半导体采用的对策侧重于选择基于甲基硫酸(MSA)的锡镀层化学方法。MSA电镀化学方法不仅可以控制锡镀层中产生的应力,而且可以产生一种不易产生毛刺的镀层。

另一种减少毛刺的方案是在锡熔点232℃以上进行锡回流,但是这种处理方法的有效性尚不清楚。因此,锡回流不能作为减少毛刺产生的工艺。但是,安森美半导体采用的方案包括了采用回流测试作为确定总体雾锡工艺有效性的方法。这种方法在很大程度上重复了最后的封装工艺。
需要对所有含大量锡的镀层进行持续测试和检查,以确保毛刺的产生得以控制。用于锡毛刺评估的测试条件和检查程序在过去几年中发生了重大变化,可以将其看作是一个变化的目标。JEDEC和iNEMI的动议已经带动了越来越多的标准化工作,以确定进行上述评估所运用的方法。安森美半导体将严格遵守JEDEC标准JESD22A121中的建议。该标准不仅要求对特定的温度循环、环境温度/湿度储存和高温/高湿度存储进行测试,还规定了所需的锡毛刺检查程序。

除了监测当前的电镀化学方法外,还将在这些新近议定并得以标准化的JEDEC测试条件下进行实验,以便将样品组锡毛刺与下列属性相比较。
  1. 雾锡镀层的厚度范围为5至15微米;
  2. 回流与不回流的比较;
  3. 铜引脚框架与镀铜Alloy 42引脚框架的比较;
  4. 基于MSA的不同锡镀浴化学成分。

关键字: PCB抄板 PCB生产 IC解密 样机制作 芯片解密 pcb板 SMT加工
 
·上一篇文章: 有关PCB基础的介绍?
 
·下一篇文章: 有关电路板维修的几项原则介绍
Copyright 2002-2010 版权所有 深科特集团-深圳市银禾金达科技有限公司
深科特集团——PCB抄板 PCB生产 芯片解密 BOM清单制作 原理图反推 样机调试加工 成品量产
业务部 电话:0755-83766239 83766142 82920849(负责PCB抄板,PCB生产,方案设计,IC解密,成品生产等业务)
空气净化机 远大空气净化机 陈克明面条 巴马科养水 家用净水壶
pcb抄板
pcb抄板
pcb抄板